2. Przetwarzanie analogowo-cyfrowe

2.4. Całkowanie wielokrotne

Uproszczony układ wejściowy przetwornika a/c z wielokrotnym całkowaniem i przebiegi czasowe przedstawiono na rysunku. Podstawowa zmiana w odniesieniu do metody podwójnego całkowania polega na zastosowaniu sieci rezystorów o określonym stosunku rezystancji. W dodatkowych fazach przetwarzania jest całkowane napięcie odniesienia. Zastosowanie różnych rezystorów w czasie całkowania napięcia przetwarzanego i napięcia odniesienia może być przyczyną błędów przetwarzania, stąd metoda ta wymaga użycia precyzyjnych rezystorów o dobrej liniowości i wysokiej stabilności temperaturowej. W pierwszej fazie przetwarzania jest całkowane, w ustalonym czasie, napięcie wejściowe Ui . W kolejnych fazach jest całkowane napięcie odniesienia UR o zmieniającej się polaryzacji. Prąd rozładowania i ładowania kondensatora w kolejnych fazach maleje proporcjonalnie do wartości zastosowanych rezystorów. Zazwyczaj wartości rezystancji są tak dobierane, żeby prąd przy przejściu między fazami malał 10-krotnie. Na rys. b proces całkowania napięcia odniesienia ograniczono do 3 faz. Koniec fazy T4 celowo przesunięto względem przejścia przez 0 dla podkreślenia, że proces całkowania może być kontynuowany, a liczba dodatkowych faz zależy od wymaganej rozdzielczości i szybkości przetwarzania.