Omówione w podręczniku „Synteza logiczna” metody syntezy i symulacji układów logicznych dotyczą najważniejszych i aktualnych problemów projektowania układów cyfrowych (w technologiach programowalnych układów FPGA). Większość z nich wymaga stosowania zaawansowanych algorytmów wykorzystujących najnowsze metody redukcji argumentów i dekompozycji funkcjonalnej przystosowane do obliczeń praktycznych. Programy oparte na tych algorytmach są zamieszczone  w katalogu „Komputerowe narzędzia syntezy logicznej”. Dużą pomocą w zrozumieniu ich działania jest zbiór zadań pt.: „Synteza logiczna w zadaniach”. Materiały tego zbioru, w szczególności dotyczące weryfikacji obliczeń, nie powstałyby bez nieocenionej pomocy dr. inż. Bogdana Zbierzchowskiego. 

Synteza logiczna w zadaniach, pojęcia podstawowe.pdf

Synteza logiczna w zadaniach.pdf

Ostatnia modyfikacja: wtorek, 16 listopada 2021, 13:47